طراحی layout مدار ترانزیستوری گیت OR با استفاده از نرم­ افزار L-edit

مقدمه

در این پست می­خواهیم layout یک گیت OR که از شش عدد mosfet تشکیل شده با را استفاده از نرم افزار L-edit رسم کنیم.

شماتیک مدار به صورت شکل زیر می باشد. همانطور که مشاهده می­ کنید این گیت متشکل از یک گیت NOR و یک گیت inverter می باشد که layout گیت inverter در پست قبلی  انجام شده و می­توانیم از آن در این پروژه نیز استفاده کنیم، اما برای بهینه شدن مدار ترجیح می­دهیم کل مدار را دوباره layout کنیم.

image001

روش کار

به این منظور مدار را مورد بررسی قرار داده متوجه می­شویم که ترانزیستورهای Q1 و Q2 با هم سری می­باشند پس می­توان برای سورس Q2 و درین Q1 از یک ناحیه اکتیو استفاده کرد. و به طور مشابه برای سورس­های Q­۳ و Q4 می­توان از یک ناحیه استفاده نمود. Layout ترانزیستور ها را با توجه به اتصالات شماتیک و نکات ذکر فوق رسم می­ کنیم.

image002

حال برای کاهش فضای استفاده شده ترانزیستورها را به صورت زیر در کنار یکدیگر قرار می­دهیم.

image004
در مرحله بعد bulk ها را اضافه می کنیم(مطابق شکل زیر)

image006

حال با توجه به شماتیک مدار با استفاده از metal1 و metal2 اتصالات مربوطه را وصل می کنیم.

image008image009

و با لیبل­گذاری کار layout به پایان می­رسد(تصویر نهایی)

image011

برای دانلود فایل شبیه سازی با نرم افزار L-edit از لینک زیر استفاده نمایید.

ORgate Layout L-edite (www.rfmw.ir)

پاسخ دهید

نشانی ایمیل شما منتشر نخواهد شد. بخش‌های موردنیاز علامت‌گذاری شده‌اند *

Time limit is exhausted. Please reload CAPTCHA.